Corso Vittorio Emanuele II, 39 - Roma 0669207671

Ingegneria Informatica (Anno Accademico 2006-2007)

Progettazione di sistemi digitali



Esercizi

Filtra per anno accademico:
Filtra per tipo di esercizio:
Lezione n.1: Ciclo di vita di un sistema

Lezione n.2: Il progetto

Lezione n.3: Le fasi di un progetto

Lezione n.4: Cubi

n. 4.1 -
WorkBook (Boolean Algebra)  (A.A. 2008-2009)
Lezione n.5: Coperture

Lezione n.6: Introduzione ai sistemi CAE

Lezione n.7: La simulazione digitale

Lezione n.8: La sintesi automatica

Lezione n.9: Introduzione ai circuiti logici

Lezione n.10: Analisi e sintesi di circuiti combinatori

n. 10.1 -
Workbook 2  (A.A. 2008-2009)
Lezione n.11: Sintesi manuale di circuiti combinatori a livello logico

Lezione n.12: Sintesi automatica di circuiti combinatori a livello logico

Lezione n.13: Sintesi logica con tecniche alternative

Lezione n.14: Sintesi di circuiti combinatori a livello RT (blocchi funzionali)

Lezione n.15: Sintesi di circuiti combinatori a livello RT (metodologia di sintesi)

Lezione n.16: Sintesi di circuiti combinatori a livello RT (technology mapping)

Lezione n.17: LATCHe FLIP-FLOP

n. 17.1 -
Workbook 3  (A.A. 2008-2009)
Lezione n.18: Introduzione alle FFM

Lezione n.19: Classificazione delle FFM

Lezione n.20: Analisi e sintesi di FSM semplici

Lezione n.21: Sintesi manuale di FSM semplici a livello logico (I parte)

Lezione n.22: Sintesi manuale di FSM semplici a livello logico (II parte)

Lezione n.23: Sintesi automatica di FSM semplici a livello logico

Lezione n.24: Blocchi sequenziali a livello RT

Lezione n.25: Regole di buon progetto

Lezione n.26: Sintesi di FSM semplici a livello RT