Corso Vittorio Emanuele II, 39 - Roma 0669207671

Ingegneria Informatica/Computer engineering (Academic Year 2009/2010)

Progettazione di sistemi digitali



Exercises

Filter by academic year:
Filter by type of exercise:
Lesson n.1: Ciclo di vita di un sistema

Lesson n.2: Il progetto

Lesson n.3: Le fasi di un progetto

Lesson n.4: Cubi

-
WorkBook (Boolean Algebra)  (A.Y. 2008-2009)
Lesson n.5: Coperture

Lesson n.6: Introduzione ai sistemi CAE

Lesson n.7: La simulazione digitale

Lesson n.8: La sintesi automatica

Lesson n.9: Introduzione ai circuiti logici

Lesson n.10: Analisi e sintesi di circuiti combinatori

-
Workbook 2  (A.Y. 2008-2009)
Lesson n.11: Sintesi manuale di circuiti combinatori a livello logico

Lesson n.12: Sintesi automatica di circuiti combinatori a livello logico

Lesson n.13: Sintesi logica con tecniche alternative

Lesson n.14: Sintesi di circuiti combinatori a livello RT (blocchi funzionali)

Lesson n.15: Sintesi di circuiti combinatori a livello RT (metodologia di sintesi)

Lesson n.16: Sintesi di circuiti combinatori a livello RT (technology mapping)

Lesson n.17: LATCHe FLIP-FLOP

-
Workbook 3  (A.Y. 2008-2009)
Lesson n.18: Introduzione alle FFM

Lesson n.19: Classificazione delle FFM

Lesson n.20: Analisi e sintesi di FSM semplici

Lesson n.21: Sintesi manuale di FSM semplici a livello logico (I parte)

Lesson n.22: Sintesi manuale di FSM semplici a livello logico (II parte)

Lesson n.23: Sintesi automatica di FSM semplici a livello logico

Lesson n.24: Blocchi sequenziali a livello RT

Lesson n.25: Regole di buon progetto

Lesson n.26: Sintesi di FSM semplici a livello RT